소장자료

>>
소장자료
>
000 nam k
001 2210080354011
005 20140624130017
008 010424s2001 bnka FB 000 kor
040 a221008
041 akorbeng
052 a566.4b1-5
056 a569.92323
100 a곽부동
245 00 aSD memory card를 위한 CRC/ECC module의 설계/d郭釜東
260 a부산:b東亞大學校,c2001
300 avii, 58장:b삽도;c26cm
502 a학위논문(석사)b동아대학교 대학원:c전자공학과,d2001
520 b영문초록 : In this paper, parts of CRC and FEC of SD Memory Card are realized, using Verilog HDL. SD Memory Card is the extended memory card with security and specification from MMC (MultiMediaCard). MMC is one of the flash memory cards, and has both benefits of RAM and ROM. Like RAM, MMC can read and write. Like ROM, MMC is non-volatile memory, which is not erased without power supply. In personal mobile communication equipment and mobile computing environment, flash memory has been focused, increasing in growth rate year by year as the memory media of the next generation. The flash memory is applied to the information communication equipment of the next generation, such as mobile PC, PDA (Personal Data Assistant) and digital camera, etc, because the flash memory is realized in high speed, high density, and good durability. Structure of SD Memory Card is similar to that of MMC, but SD Memory Card has 9 pins compared with MMC that has 7 pins. So data transfer speed of SD Memory Card is faster than that of MMC. SD Memory Card enhances the copyright and security due to industrial standard of copyright for digital music, called SDMI. Now ECC/CRC module is essential to lower data transfer error that is caused by mass storage and high data transfer speed in process of developing the next generation memory card. In this paper, CRC-CCITT which is the industrial standard of CRC and CRC-32 which is suggested in this paper compared and verified each other. Then they are designed and testified the performance, using Verilog HDL that is Hardware Description Language. Matlab V5.3 by Mathworks is used to verify algorithm. Verilog-XL by Cadence is used as a Verilog HDL tool. The algorithm is synthesized by Design-Analyzer by Synopsys and STD-90 library by Samsung.
520 b한글초록 : 본 논문은 SD Memory Card의 CRC와 FEC 부분을 Verilog HDL을 이용하여 구현한 것이다. SD Memory Card는 MMC(MultiMediaCard)에서 보안과 스팩이 확장된 Memory Card이다. MMC는 플래시 메모리 카드의 일종으로 플래시 메모리는 램과 롬의 장점을 함께 가진 메모리로써, 램처럼 읽고 쓰기가 가능하며 롬처럼 전원이 없어도 내용이 지워지지 않는 비휘발성 메모리이다. 개인 휴대 통신 기기나 모빌 컴퓨팅(Mobile Computing) 환경에서 가장 적합한 메모리로 주목을 받고있는 플래시 메모리(Flash Memory)는 해마다 급격한 성장률을 기록하면서 차세대 기억매체로 주목 받고 있다. 플래시 메모리는 다른 메모리와는 달리 고속, 고집적 구현이 가능하고 비휘발성이며 내구성이 좋아 현재 휴대용 PC나 PDA, Digital Camera 등 차세대 정보 통신 기기의 핵심 소자로 각광을 받고 있다. SD Memory Card는 MMC와 그 형태는 유사하며 MMC에 비해 핀 수가 증가하여 데이터 전송속도가 개선되고, SDMI라는 디지털 음악에 대한 저작권의 산업 표준을 따름으로 인해 보다 강화된 저작권 보호 기능과 보안 기능이 강화되었다. 현재 차세대 메모리 카드 개발에서 저장 공간의 대용량화와 데이터 전송의 고속화에 따라 필수적으로 동반되는 데이터 전송 오류를 정정하기 위해서 ECC와 CRC의 모듈은 필수적이다. 본 논문에서는 CRC의 산업 표준인 CRC-CCITT와 CRC-CCITT에 비해 보다 개선된 CRC-32에 대하여 알고리즘에 입각하여 비교 검증하고, Hardware Description Language인 Verilog HDL을 이용하여 CRC-CCITT와 CRC-32에 대해 설계하고 성능을 검사하였다. 알고리즘 검증에서는 Mathworks사의 Matlab V5.3을 이용하였으며, Verilog HDL tool로는 Cadence사의 Verilog-XL을 이용하고, Synopsys사의 Design-Analyzer를 사용하여, 삼성 STD-90 라이브러리를 사용하여 합성하였다.
653 aSDaMEMORYaCARDaCRCECCaMODULEa메모리
856 adonga.dcollection.netuhttp://donga.dcollection.net/jsp/common/DcLoOrgPer.jsp?sItemId=000002142576
950 0 a비매품
SD memory card를 위한 CRC/ECC module의 설계
종류
학위논문 동서
서명
SD memory card를 위한 CRC/ECC module의 설계
저자명
발행사항
부산: 東亞大學校 2001
형태사항
vii, 58장: 삽도; 26cm
학위논문주기
학위논문(석사) 동아대학교 대학원: 전자공학과, 2001
주기사항
영문초록 : In this paper, parts of CRC and FEC of SD Memory Card are realized, using Verilog HDL. SD Memory Card is the extended memory card with security and specification from MMC (MultiMediaCard). MMC is one of the flash memory cards, and has both benefits of RAM and ROM. Like RAM, MMC can read and write. Like ROM, MMC is non-volatile memory, which is not erased without power supply. In personal mobile communication equipment and mobile computing environment, flash memory has been focused, increasing in growth rate year by year as the memory media of the next generation. The flash memory is applied to the information communication equipment of the next generation, such as mobile PC, PDA (Personal Data Assistant) and digital camera, etc, because the flash memory is realized in high speed, high density, and good durability. Structure of SD Memory Card is similar to that of MMC, but SD Memory Card has 9 pins compared with MMC that has 7 pins. So data transfer speed of SD Memory Card is faster than that of MMC. SD Memory Card enhances the copyright and security due to industrial standard of copyright for digital music, called SDMI. Now ECC/CRC module is essential to lower data transfer error that is caused by mass storage and high data transfer speed in process of developing the next generation memory card. In this paper, CRC-CCITT which is the industrial standard of CRC and CRC-32 which is suggested in this paper compared and verified each other. Then they are designed and testified the performance, using Verilog HDL that is Hardware Description Language. Matlab V5.3 by Mathworks is used to verify algorithm. Verilog-XL by Cadence is used as a Verilog HDL tool. The algorithm is synthesized by Design-Analyzer by Synopsys and STD-90 library by Samsung. / 한글초록 : 본 논문은 SD Memory Card의 CRC와 FEC 부분을 Verilog HDL을 이용하여 구현한 것이다. SD Memory Card는 MMC(MultiMediaCard)에서 보안과 스팩이 확장된 Memory Card이다. MMC는 플래시 메모리 카드의 일종으로 플래시 메모리는 램과 롬의 장점을 함께 가진 메모리로써, 램처럼 읽고 쓰기가 가능하며 롬처럼 전원이 없어도 내용이 지워지지 않는 비휘발성 메모리이다. 개인 휴대 통신 기기나 모빌 컴퓨팅(Mobile Computing) 환경에서 가장 적합한 메모리로 주목을 받고있는 플래시 메모리(Flash Memory)는 해마다 급격한 성장률을 기록하면서 차세대 기억매체로 주목 받고 있다. 플래시 메모리는 다른 메모리와는 달리 고속, 고집적 구현이 가능하고 비휘발성이며 내구성이 좋아 현재 휴대용 PC나 PDA, Digital Camera 등 차세대 정보 통신 기기의 핵심 소자로 각광을 받고 있다. SD Memory Card는 MMC와 그 형태는 유사하며 MMC에 비해 핀 수가 증가하여 데이터 전송속도가 개선되고, SDMI라는 디지털 음악에 대한 저작권의 산업 표준을 따름으로 인해 보다 강화된 저작권 보호 기능과 보안 기능이 강화되었다. 현재 차세대 메모리 카드 개발에서 저장 공간의 대용량화와 데이터 전송의 고속화에 따라 필수적으로 동반되는 데이터 전송 오류를 정정하기 위해서 ECC와 CRC의 모듈은 필수적이다. 본 논문에서는 CRC의 산업 표준인 CRC-CCITT와 CRC-CCITT에 비해 보다 개선된 CRC-32에 대하여 알고리즘에 입각하여 비교 검증하고, Hardware Description Language인 Verilog HDL을 이용하여 CRC-CCITT와 CRC-32에 대해 설계하고 성능을 검사하였다. 알고리즘 검증에서는 Mathworks사의 Matlab V5.3을 이용하였으며, Verilog HDL tool로는 Cadence사의 Verilog-XL을 이용하고, Synopsys사의 Design-Analyzer를 사용하여, 삼성 STD-90 라이브러리를 사용하여 합성하였다.
관련 URL

소장정보

청구기호 : 569.923 곽46S
도서예약
서가부재도서 신고
보존서고신청
캠퍼스대출
우선정리신청
검색지인쇄
등록번호 청구기호 별치기호 소장위치 대출상태 반납예정일 서비스
등록번호
E0712753
청구기호
569.923 곽46S
별치기호
D
소장위치
부민학위논문실
대출상태
대출불가 (소장처별 대출 불가)
반납예정일
서비스
등록번호
E0712754
청구기호
569.923 곽46S =2
별치기호
D
소장위치
부민학위논문실
대출상태
대출불가 (소장처별 대출 불가)
반납예정일
서비스

책소개

전체 메뉴 보기